• 高效 32 位中央处理单元 (CPU) (ADP32Fx内核) |
• 可编程控制律加速器 (CLA) |
– 主频 60MHz (周期 16.67ns) |
– 32 位浮点算术加速器 |
– 3.3V 单电源供电 |
– 独立于主 CPU 之外的代码执行 |
– 集成加电和欠压复位源 |
– 无需电源排序 |
– 片载闪存,SRAM,OTP 内存 |
– 集成型加电复位和欠压复位 |
– 代码安全模块 |
– 低功耗 |
– 串行端口外设 (SCI/SPI/I2C/LIN/eCAN) |
– 无模拟支持引脚 |
|
|
• 高效 32 位中央处理单元 (CPU) (ADP32Fx) |
• 增强型控制外设 |
– 60MHz (16.67ns 周期时间) |
– 增强型脉宽调制器 (ePWM) |
– 16 x 16 和 32 x 32 乘累加 (MAC) 运算 |
– 高分辨率PWM (HRPWM) |
– 16 x 16 双 MAC |
– 增强型捕获 (eCAP) |
– 哈佛 (Harvard) 总线架构 |
– 高分辨率输入捕获 (HRCAP) |
– 连动运算 |
– 增强型正交编码器脉冲 (eQEP) |
– 快速中断响应和处理 |
– 模数转换器 (ADC) |
– 统一存储器编程模型 |
– 片载温度传感器 |
– 高效代码 (使用 C/C++ 和汇编语言) |
– 比较器 |
|
|
• 时钟和系统控制 |
• 多达 45 个具有输入滤波功能、可单独编程的多路复用 GPIO |
– 两个内部零引脚振荡器 |
– 可支持所有外设中断的外设中断扩展 (PIE) 模块 |
– 片载振荡器/外部时钟输入 |
– 三个 32 位 CPU 定时器 |
– 支持动态锁相环路 (PLL) 比率变化 |
– 每个ePWM 模块中包含独立的 16 位定时器 |
– 丢失时钟检测电路 |
– 片载存储器:闪存,SRAM,OTP,引导 ROM 可用 |
|
|
• 128 位安全密钥/锁 |
• 高级仿真特性 |
– 保护安全内存块 |
– 分析和断点功能 |
– 防止硬件逆向工程 |
|
|
|
• 串行端口外设 |
• 封装选项 |
– 一个 SCI (UART) 模块 |
– 56 引脚 RSH 超小四方扁平 (无铅) (VQFN) 封装 |
– 两个 SPI 模块 |
– 64 引脚薄型四方扁平 (TQFP) 封装 |
– 一个内部集成电路 (I2C) 总线 |
– 80 引脚 PN 薄型四方扁平 (LQFP) 封装 |
– 一个本地互连网络 (LIN) 总线 |
|
– 一个增强型控制器局域网络 (eCAN) 总线 |
|